possessiones uber:
EXEMPLUM | PERSEQUOR |
genus | Integrated Circuit (IC) Embedded - FPGA (porta agri Programmabilis Forum) |
manufacturer | Intel Xilinx |
series | Spartan®-6 LX |
sarcina | lance |
productum status | in stirpe |
Numerus LAB/CLB | 1139 |
Numerus elementorum logicae / unitates | 14579 |
Summa ram bits | 589824 |
I / O comitem | 232 |
Voltage - Powered | 1.14V ~ 1.26V |
genus institutionem | Superficiem Monte Type |
Operating Temperature | -40°C ~ 100°C (TJ) |
Sarcina / clausura | 324-LFBGA, CSPBGA |
Supplementum Fabrica Packaging | 324-CSPBGA (15x15) |
Basic productum numerus | XC6SLX16 |
referre ugbay
Nova Inquisitio Parametrica
Environment et Exportatio Classification:
ATTRIBUTES | PERSEQUOR |
RoHS status | Obsequium ROHS3 specificationem |
Humorem Sensitivum Level (MSL) | III (CLXVIII horas) |
SPATIUM status | Non products SPATIUM |
ECCN | 3A991D |
HTSUS | 8542.39.0001 |
Notae:
1. Omnes intentiones ad terram relati sunt.
2. Vide interface euismod pro Memoria interfaces in Tabula 25. Protracta perficiendi range specificatur pro consiliis non utens
vexillum VCCINT intentione patens.VCCINT in intentione vexillum ponitur pro:
• cogitationes quae non utuntur in MCB
• LX4 cogitationes
• machinae in TQG144 vel CPG196 packages
• machinae cum -3N celeritate gradus
3. Commendatur maxima intentione demissa pro VCCAUX est 10 mV/ms.
4. In configuratione, si VCCO_2 sit 1.8V, debet esse VCCAUX 2.5V.
5. -1L machinis quaerunt VCCAUX = 2.5V cum adhibitis LVDS_25, LVDS_33, BLVDS_25, LVPECL_25, RSDS_25, RSDS33, PPDS_25;
et PPDS_33 I/O signa in initibus.LVPECL_33 non valet in -1L machinis.
6. Configurationis notitia retinetur etiam si VCCO guttae ad 0V.
7. Includes VCCO of 1.2V, 1.5V, 1.8V, 2.5V, and 3.3V.
8. Pro systematis PCI, transfusor et receptor communes commeatus VCCO habere debent.
9. machinae cum gradu celeritatis -1L non sustinent Xilinx PCI IP.
10. Ne summam 100 mA per ripam excedant.
11. VBATT conservare debebit altilium RAM subnixos (BBR) AES clavem cum VCCAUX non applicatur.Semel VCCAUX adhibetur, VBATT potest esse
alienus.Cum BBR non adhibetur, Xilinx cum VCCAUX vel GND suadet connectens.Sed VBATT coniungi potest.Spartan-6 FPGA Data Sheet: DC et Commutatione Characteres
DS162 (v3.1.1) Die 30 Ianuarii 2015
www.xilinx.com
Product Specification
4
Table 3: eFUSE Programming Conditions(1)
Descriptio symboli Min Typ Max Unitates
VFS (2)
Externe intentionis copia
3.2 3.3 3.4 V
IFS'
VFS supplere current
- - 40 mA
VCCAUX Auxiliaris copia intentionis GND 3.2 3.3 3.45 V
RFUSE (3) resistor externus ab RFUSE paxillus ad GND 1129 1140 1151
Ω
VCCINT
Internus copia intentionis GND 1.14 1.2 1.26 V
tj
Temperatus range
15 - 85 °C
Notae:
1. Hae specificationes in programmatione eFUSE clavis AES valent.Programmatio solum sustentatur per JTAG.The AES clavis est solum
confirmatur in his machinis: LX75, LX75T, LX100, LX100T, LX150, et LX150T.
2. Cum programmatio eFUSE, VFS minor sit quam vel aequalis VCCAUX debet.Cum non programmandi vel cum eFUSE non adhibetur, Xilinx
commendat connectens VFS ad GND.Potest tamen VFS esse inter GND et 3.45 V.
3. RFUSE resistor exigitur cum programmandi clavem eFUSE AES.Cum non programmandi vel cum eFUSE non adhibetur, Xilinx
suadet connectens RFUSE clavum ad VCCAUX vel GND.Sed RFUSE seiungi potest.